# 

# ARM (Advanced RISC Machine)

1983 kisérleti projekt Acorn Computers Ltd.,

1985 ARM1 fejlesztői minták,

1985 ARM2 32 bites adatbusz 64MB memória címezhető,

1989 ARM3 4K cache,

1990 ARM név változtatás Advanced Risc Machine-ra,

1991 ARM6 Apple megvásárolja a magot és beépíti,

1994 ARM7 kifejlesztése,

1998 ARM9 kifejlesztése,

2002 ARM11 megjelenése.

#### ARM Cortex M és A sorozat



# Teljesítmények



#### Cortex A sorozat

- 32 bites RISC processzormagok,
- egyszeres és kétszeres pontosságú lebegőpontos támogatás,
- adott az MMU,
- képes az összes ARM utasításkészlet futtatására.

| ARM<br>Cortex-M               | SysTick<br>Timer | Bit-<br>banding         | Memory<br>Protection<br>Unit<br>(MPU) | Tightly-<br>Coupled<br>Memory<br>(TCM) | CPU<br>cache               | Memory<br>architecture | ARM<br>architecture |
|-------------------------------|------------------|-------------------------|---------------------------------------|----------------------------------------|----------------------------|------------------------|---------------------|
| Cortex-M0 <sup>[1]</sup>      | Optional*        | Optional <sup>[9]</sup> | No                                    | No                                     | No <sup>[10]</sup>         | Von Neumann            | ARMv6-M             |
| Cortex-<br>M0+ <sup>[2]</sup> | Optional*        | Optional <sup>[9]</sup> | Optional<br>(8)                       | No                                     | No                         | Von Neumann            | ARMv6-M             |
| Cortex-M1 <sup>[3]</sup>      | Optional         | Optional                | No                                    | Optional                               | No                         | Von Neumann            | ARMv6-M             |
| Cortex-M3 <sup>[4]</sup>      | Yes              | Optional*               | Optional<br>(8)                       | No                                     | No                         | Harvard                | ARMv7-M             |
| Cortex-M4 <sup>[5]</sup>      | Yes              | Optional*               | Optional<br>(8)                       | No                                     | O Possible <sup>[11]</sup> | Harvard                | ARMv7E-M            |
| Cortex-M7                     | Yes              | TBD*                    | Optional (8<br>or 16)                 | Optional                               | Optional                   | Harvard                | ARMv7E-M            |

# ARM® Cortex®-M0

Nested Vectored Interrupt Controller Wake Up Interrupt Controller Interface

**CPU** 

AHB-lite Interface Data Watchpoint

**Breakpoint** 

Debug Access Port

- 32 bites ARMv6-M RISC Neumann architektúra
- két állapotú utasítás pipeline
- NVIC (Nested Vector Interrupt Controller)
- hardver által meghatározott megszakítási belépési pontok
- alvó üzemmód, teljesítmény csökkentett mód és jelentős teljesítmény csökkentett mód
- Thumb2-es utasításkészlet (56 utasítás)
- hardver szorzó
- SWD lehetőség (Serial Wire Debug)
- felfelé kompatibilis az M3 és az M4 magokkal

# ARM Cortex M0 tipikus képviselő STM32F0xx

| Perip                    | heral            | STM32<br>F030F4           | STM32<br>F030K6           | STM32<br>F030C6           | STM32<br>F030C8           | STM32<br>F030CC    | STM32<br>F030R8           | STM32<br>F030RC    |  |  |  |
|--------------------------|------------------|---------------------------|---------------------------|---------------------------|---------------------------|--------------------|---------------------------|--------------------|--|--|--|
| Flash (Kbytes)           |                  | 16                        | 32                        | 32                        | 64                        | 64 256             |                           | 256                |  |  |  |
| SRAM (Kbytes)            |                  | 4                         | 4                         | 4                         | 8                         | 32                 |                           |                    |  |  |  |
|                          | Advanced control |                           |                           |                           | 1 (16-bit)                |                    |                           |                    |  |  |  |
| Timers                   | General purpose  | 4 (16-bit) <sup>(1)</sup> | 4 (16-bit) <sup>(1)</sup> | 4 (16-bit) <sup>(1)</sup> |                           | 5 (16              | 5 (16-bit)                |                    |  |  |  |
|                          | Basic            | -                         | -                         | -                         | 1 (16-bit) <sup>(2)</sup> | 2 (16-bit)         | 1 (16-bit) <sup>(2)</sup> | 2 (16-bit)         |  |  |  |
| 50007                    | SPI              | 1 <sup>(3)</sup>          | 1 <sup>(3)</sup>          | 1 <sup>(3)</sup>          | 2                         | 2                  | 2                         | 2                  |  |  |  |
| Comm.<br>interfaces      | I <sup>2</sup> C | 1 <sup>(4)</sup>          | 1 <sup>(4)</sup>          | 1 <sup>(4)</sup>          | 2                         | 2                  | 2                         | 2                  |  |  |  |
| monacco                  | USART            | 1 <sup>(5)</sup>          | 1 <sup>(5)</sup>          | 1 <sup>(5)</sup>          | 2 <sup>(6)</sup>          | 6                  | 2 <sup>(6)</sup>          | 6                  |  |  |  |
| 12-bit ADC<br>(number of | channels)        | 1 (11<br>channels)        | 1 (12<br>channels)        | 1 (12<br>channels)        | 1 (12<br>channels)        | 1 (12<br>channels) | 1 (18<br>channels)        | 1 (18<br>channels) |  |  |  |
| GPIOs                    |                  | 15                        | 26                        | 39                        | 39                        | 37                 | 55                        | 51                 |  |  |  |
| Max. CPU frequency       |                  | 48 MHz                    |                           |                           |                           |                    |                           |                    |  |  |  |

# ARM Cortex M0 tipikus képviselő STM32F0xx



- FPGA soft-core optimalizált processzor mag
- 32 bites ARMv6-M RISC Neumann architektúra
- 3 állapotú utasítás pipeline
- Thumb (nem teljes) Thumb2 (néhány) utasításkészlet
- 32 bites hardver szorzás
- 1-32 megszakítás
- opcionális szorosan csatolt memória

- 32 bites ARMv7-M RISC Harvard architektúra
- 3 állapotú utasítás pipeline ugrás figyeléssel
- Thumb (teljes) és Thumb-2 (teljes) utasításkészlet
- 32-bit hardver szorzás 64 bites eredménnyel előjelesen és előjel nélkül
- 32-bit hardver osztás
- telítődés figyelés és kezelés
- DSP bővítés
- 1 240 megszakítás és NMI
- 12 órajel hosszúságú megszakítás belépés
- integrált sleep módok

### DMIPS teszt

A Dhrystone benchmark egy olyan sebesség teszt, amely a processzor futási sebességét csak és kizárólag fixpontos utasítások végrehajtására vizsgálja.

A programot 1984-ben Reinhold P. Weicker fejlesztette ki.

Több programozási nyelven implementálták.



#### **NVIC**

- 1 -240 konfigurálható megszakítási lehetőség
- beállítható megszakítási prioritások
- él és szint érzékeny megszakítás
- dinamikusan állítható prioritási szintek
- prioritások csoportosítása
- megszakítások továbbfűzése
- processzor állapot automatikus mentése és visszaállítása kilépésnél
- 1.25 DMIPS

| Sorszám | Prioritás | Funkció                    |
|---------|-----------|----------------------------|
| 0.      | -         | SP kezdőcíne               |
| 1.      | -3        | Reset vektor               |
| 2.      | -2        | NMI                        |
| 3.      | -1        | Hard hiba                  |
| 4.      | pgm.      | Memória védelmi hiba       |
| 5.      | pgm.      | Busz hiba                  |
| 6.      | pgm.      | Kezelési hiba              |
| 7-10.   | -         | Foglalt                    |
| 11.     | pgm.      | Supervisor hívás           |
| 12.     | pgm.      | Debug monitor              |
| 13.     | -         | Foglat                     |
| 14.     | pgm.      | Meghívható rendszerhívás   |
| 15.     | pgm.      | SysTick megszakítás        |
| 16-240. | pgm.      | Felhasználói megszakítások |

#### **BUSZ MÁRTIX**

- ICode bus. Utasítások és vektorok letöltésére a kód területről 32 bites AHB-Lite busz
- DCode bus. Adatok és debug információk elérése 32 bites AHB-Lite busz
- System bus. Utasítások, vektorok és adatok elérése a rendszer területről 32 bites AHB-Lite busz
- PPB adatok elérése a PPB területről 32 bites APB busz.

FPB (Flash Patch and Breakpoint)

- hat hardveres töréspont
- két literál töréspont

**DWT** (Data Watchpoin and Trace)

- 4 komparátor hardver watchpointnak, vagy ETM triggernek
- számlálók futásidő mérésre
- PC értékek felküldése pl. ISR teljesítmény mérésre

**ITM** (Instrumentation Trace Macrocell)

- szoftver követési lehetőség az alkalmazás számára
- hardveres követési lehetőség a DWT által generált csomagok küldésére
- időbélyezés

**MPU** (Memory Protection Unit)

memória terület védelem (opcionális)

**ETM** (Embedded Trace Macrocell)

utasítások követését teszi lehetőve

**TPIU** (Trace Port Interface Unit)

 egy híd a Cortex M3 mag ITM ETM és a chip Trace Port Analizátora között (ha van)

**SW/SWJ-DP** (Debug Port)

szabványos debug interfész JTAG számára

#### Üzemmódok:

#### Thread mód

 RESET esetén a processzor ebben a módban ébred, de beléphet kivétel kezelés esetén is ide. Privilegizált és felhasználói (user) ebben a módban futhat.

#### Handler mód

 Kivételkezelés esetén ebben a módban fut a processzor. Handler módban minden kód privilegizált.



Felhasználói (user) mód

 nem férhető hozzá minden erőforrás pl. kivétel kezelő maszkok

Privilegizált mód

minden erőforrás hozzáférhető

Az üzemmódok a CONTROL regiszter egy bitjével állíthatók

#### Regiszterek



- R0-R7 regiszterek
- minden utasítás eléri
   R8-R12 regiszterek
- minden 32 bites utasítás eléri
- nem éri el minden 16 bites utasítás
   R13 stack pointerek
- main SP (MSP) a handler mód csak ezt használhatja
- process SP (PSP) mindkét mód használhatja

R14 regiszter (Link register)

 szubrutin hívás esetén ide kerül a visszatérési érték

R15 regiszter (PC)

a program számláló

Speciális regiszterek

használhatók egyben PSR és részletekben

|      | 31 | 30 | 29 | 28 | 27 | 26:25  | 24 | 23:20 | 19:16 | 15:10  | 9 | 8 | 7    | 6     | 5    | 4:0 |
|------|----|----|----|----|----|--------|----|-------|-------|--------|---|---|------|-------|------|-----|
| APSR | N  | Z  | O  | ٧  | Q  |        |    |       |       |        |   |   |      |       |      |     |
| IPSR |    |    |    |    |    |        |    |       |       |        |   |   | Exce | ption | numb | er  |
| EPSR |    |    |    |    |    | ICI/IT | Т  |       |       | ICI/IT |   |   |      |       |      |     |

- APSR (Application Program Status Register)
- IPSR (Interrupt Program status Register)
- EPSR (Execution Program Status Register)

#### Speciális regiszterek

- CONTROL regiszter
  - 0. bit
  - 0 privilegizált mód
  - 1 felhasználói mód
  - 1. bit
  - 0 MSP van használatban
  - 1 PSP van használatban

#### Memória térkép



| Ox ED OFFO OD  |            | ROM Table          |
|----------------|------------|--------------------|
| 0xE0042000     |            | External PPB       |
| 0xE0041000     |            | ETM                |
| 0xE0040000     |            | TPIU               |
| 0.00040000     | <u> </u>   |                    |
| 0xE003FFFF     |            | Reserved           |
| 0xE000F000     | 0.         |                    |
| 0x E00 0E0 00  | 2)         | stem Control Space |
| 0xE0003000     |            | Reserved           |
| 0xE0002000     |            | FPB                |
| 0xE0001000     |            | DWT                |
| 0×E0000000     |            | ITM                |
| 0x43FFFFFF     |            |                    |
|                | 32MB       | Bit band alias     |
| b: 42 00 00 00 |            |                    |
| 0x41 FFFFFF    | 31MB       |                    |
| b: 40 10 00 00 | 14000120   | granomer ogs vor   |
| b: 40 00 00 00 | 1MB        | Bit band region    |
| 0 x2 3FFFFFF   | 8          |                    |
|                | 32MB       | Bit band alias     |
| x22000000      | k.         |                    |
| 0x21FFFFFF     | 31MB       |                    |
| x20100000      | portential |                    |
|                | 1MB        | Bit band region    |

#### **Bit-banding**



# Utasításkészlet felépítése



#### Thumb és Thumb2

#### **Thumb**

- a 32 bites ARM utasításkészlet részhalmaza
- minden utasítás 16 bites
- lefedi az eredeti ARM utasításkészlet 65%-át

#### Thumb2

- szintén a a 32 bites ARM utasításkészlet részhalmaza
- lefedi a Thumb utasításokat és számos bővítése van:
  - támogatja a kivételkezelést
  - támogatja a koprocesszor elérést
  - DSP utasítások
  - feltételes "szerkezetek"

# Érdekes





# Fordítás és startup kód



# Szegmesek

load és runtime vectors load .text runtime .rodata .data IT vektorok vectors .text program szegmens .rodata csak olvasható statikus adatok .data inicializált statikus adatok nem inicializált statikus adatok .bss .data .bss

```
void ResetISR(void);
static void NmiSR(void);
static void FaultISR (void);
static void IntDefaultHandler(void);
extern int main(void);
extern unsigned long etext;
extern unsigned long data;
extern unsigned long edata;
extern unsigned long bss;
extern unsigned long ebss;
```

```
static unsigned long pulStack[64];
 attribute ((section(".isr vector")))
void (* const g pfnVectors[])(void) =
{
  (void (*)(void))((unsigned long)pulStack + sizeof(pulStack)),
                  // The initial stack pointer
  ResetISR,
                  // The reset handler
  NmiSR,
                  // The NMI handler
  FaultISR,
              // The hard fault handler
  IntDefaultHandler, // The bus fault handler
  IntDefaultHandler, // The usage fault handler
                  // Reserved
  0,
                  // Reserved
  0,
  0,
                  // Reserved
  0,
                  // Reserved
  // Reserved
  0,
  IntDefaultHandler, // The SysTick handler
```

```
void ResetISR(void)
    unsigned long *pulSrc, *pulDest;
    pulSrc = & etext;
    for(pulDest = & data; pulDest < & edata; )</pre>
        *pulDest++ = *pulSrc++;
      asm ("
            1dr 	 r0, = bss\n"
              1dr 	 r1, = ebss \n''
               mov r2, #0\n"
          VV
               .thumb func\n"
          VV
          "zero loop:\n"
                   cmp r0, r1\n"
          VV
                   it lt\n"
          VV
                   strlt r2, [r0], #4\n"
          VV
          77
                   blt zero loop");
```

- ARMv7 architektúra
- teljes Thum és Thumb2 utasításkészlet
- 1 ciklusos 32 bites hardver szorzás
- 2-12 ciklusos 32 bites hardver osztás
- 16/32 bites DSP MAC
- egyszeres pontosságú lebegőpontos bővítés
- 3 lépcsős utasítás pipeline ugrás figyeléssel
- 1-240 megszakítás
- 12 órajeles IT késleltetés
- 8 területre memória védelem
- beépített sleep mód
- 1.25 DMIPS/MHz



#### TIVA TM4C1294NCPDT

